FPGA中RS232電平和TTL電平到底有什麼區別
資料介紹
TTL電平信號之所以被廣泛使用,原因是因為:通常我們採用二進制來表示數據。而且規定,+5V等價於邏輯“1”,0V等價於邏輯“0”。這樣的數據通信及電平規定方式,被稱做TTL(晶體管-晶體管邏輯電平)信號系統。這是計算機處理器控制的設備內部各部分之間通信的標準技術。
rs232是個人計算機上的通訊接口之一,由電子工業協會(ElectronicIndustriesAssociaTIon,EIA)所制定的異步傳輸標準接口。通常RS-232接口以9個引腳(DB-9)或是25個引腳(DB-25)的型態出現,一般個人計算機上會有兩組RS-232接口,分別稱為COM1和COM2。RS232的電平標準為+12V為邏輯負,-12為邏輯正,TTL電平為5V為邏輯正,0為邏輯負
這篇文章我們主要來對比一下這幾款常用的電平選擇哪一款更好。
(一)、TTL電平標準
輸出L:《0.8V;H:》2.4V。
輸入L:《1.2V;H:》2.0V
TTL器件輸出低電平要小於0.8V,高電平要大於2.4V。輸入,低於1.2V就認為是0,高於2.0就認為是1。於是TTL電平的輸入低電平的噪聲容限就只有(0.8-0)/2=0.4V,高電平的噪聲容限為(5-2.4)/2=1.3V。
(二)、CMOS電平標準
輸出L:《0.1*Vcc;H:》0.9*Vcc。
輸入L:《0.3*Vcc;H:》0.7*Vcc.
由於CMOS電源採用12V,則輸入低於3.6V為低電平,噪聲容限為1.8V,高於3.5V為高電平,噪聲容限高為1.8V。比TTL有更高的噪聲容限。
(三)、RS232標準
邏輯1的電平為-3~-15V,邏輯0的電平為+3~+15V,注意電平的定義反相了一次。
TTL與CMOS電平使用起來有什麼區別
1.電平的上限和下限定義不一樣,CMOS具有更大的抗噪區域。同是5伏供電的話,ttl一般是1.7V和3.5V的樣子,CMOS一般是2.2V,2.9V的樣子,不準確,僅供參考。
2.電流驅動能力不一樣,ttl一般提供25毫安的驅動能力,而CMOS一般在10毫安左右。
3.需要的電流輸入大小也不一樣,一般ttl需要2.5毫安左右,CMOS幾乎不需要電流輸入。
4.很多器件都是兼容TTL和CMOS的,datasheet會有説明。如果不考慮速度和性能,一般器件可以互換。但是需要注意有時候負載效應可能引起電路工作不正常,因為有些ttl電路需要下一級的輸入阻抗作為負載才能正常工作。
下載地址
FPGA中RS232電平和TTL電平到底有什麼區別下載
本月熱點資料
最新資料
下載排行
本週
- RS232和TTL電平轉換集成電路的介紹和設計資料説明
- FPGA時序分析之靜態分析基礎的詳細資料説明
- 時序分析和時序約束的基本概念詳細説明
- 如何實現電平轉換電路詳細教程説明
- Intel FPGA時序約束的解決方案詳細説明
- 脈衝信號和電平信號到底有什麼區別
- FPGA時序約束中常用公式的詳細推導
- 如何才能快速掌握數字電路的電平標準
- ALTERA系列的FPGA時序分析
本月
- 華為FPGA的全套設計資料合集
- 數字信號處理的FPGA實現電子書免費下載
- 高速PCB設計仿真與分析的學習課件免費下載
- FPGA的實戰手冊PDF電子書免費下載
- FPGA的VHDL語言100個實例詳解
- HELLO FPGA項目實戰篇的電子書免費下載
- 無線通信FPGA設計的電子書免費下載
- 使用FPGA VHDL實現電子點餐項目設計的參考實例資料合集
- 華為Verilog的典型電路設計指導
- CPLD和FPGA的開發與應用的電子書免費下載
用户評論
查看全部 條評論
發表評論請先 登錄, 還沒有賬號?免費註冊。
發表評論